原理图设计注意事项 您所在的位置:网站首页 画工图需要注意什么问题呢 原理图设计注意事项

原理图设计注意事项

2024-07-18 09:05| 来源: 网络整理| 查看: 265

原理图常见的问题点:不定期更新哦

1、电源电路不根据实际情况,随意使用大量电容来力求低纹波,但是实际上少量电容就能实现,非要放置很多电容,旨在求稳定,不想去测试。 2、USB电源需要做电压跌落测试,但是这种情况只需要两颗22UF+一颗100NF电容就可以过测试,不需要很多电容;或者一颗220UF电解+100NF电容就行。 3、插座处、连接端子处建议预留EMC小电容,主要是针对时钟信号。 4、不要随意使用磁珠这个器件,只有在出现EMC问题时才可以使用磁珠;因为磁珠存在直流阻抗,当用在DCDC输出中时,电流增大,则磁珠两端的电压增大这会导致负载两端的电压下降。 5、一般除了兼容设计,除此之外网络上连接的电阻不要使用0欧电阻,尽量使用小阻值电阻,因为0欧阻值基本上没有,就相当于走线;但是小阻值电阻有电阻值,可以防止外部的EMI干扰,损坏。 6、如果是电流型IO,则匹配电阻是需要靠近源端放置的。 7、在做设计时,一定要注意该产品最终需要做什么样的认证测试,包括环境等测试;此时我们根据测试做相关的防护电路设计,就算不上件但是预留位置也是可行的。 8、串口的TX和RX上一版预留上拉电阻需要注意,因为一般是TX上不需要预留电阻、RX需要预留,我遇到的很多都是这样;但是请注意不一定都是这样,请根据参考设计以及实际测试。我曾遇到过RX没有上拉电阻导致不开机的问题。 9、对于端口防护器件,请注意区分其具体作用,不要无论是对于什么干扰都是直接使用静电防护管,可能的测试是浪涌等情形,静电防护是没有用的。 10、有些IIC总线是需要预留电容的,例如Tuner、Demo等,因为这些器件由于高频的原因极易产生传导干扰,所以增加IIC电容来去掉可能的高频干扰;但是HDMI的总线上一般没有问题,故不需要预留电容,且请注意HDMI的IIC需要做测试认证,总线电容不能大于一定值。 11、对于LED灯的控制,请注意;因为LED直接用来指示系统的工作状态,所以对于需要系统IO口控制的请注意,因为系统控制都是系统复位启动完成之后IO口才会受到控制,所以对于这类情况请自行添加上拉偏置等方式来确保在复位期间指示灯是正常工作的。 12、请注意DCDC和LDO设计的细节问题,首先LDO的反馈端是需要反馈电流的,所以请注意LDO的反馈电阻一般是百欧级别的,但是DCDC端的电阻是千欧级别的;另请注意输出电压的计算方式,LDO是下面电阻除以上面电阻,但是DCDC刚好相反。 13、这个是原理图的美观性问题,建议原理图设计时标清楚一些配置的原因;对于器件值也一并写清楚,因为当原理图完成时可以交给同事等相互检查,但是如果原理图不清楚,随意标注则我认为别人也不会认真看的。 14、网络断线以及网络命名错误问题。网络断线就是看着似乎是连接上的,但是当把原理图页放大时,实际上是没有连接的;网络命名错误问题在于有些工具是区分大小写的,但是有些是不区分的;还有另一点就是下划线和横线之间的差异。如:-和_,这两个最容易出现问题。 15、比如我们在设计时可能设计器件兼容的情况,也就是说比如电感兼容电阻的情况,此时两者虽然大小基本一致,但是请注意是否直接可以焊盘兼容,这样的话可以节省空间,并且对于高速信号而言则可以防止信号发生反射。 16、晶振电路设计我们一般是一个晶体、外加两个调整电容,还需要一个兆欧级别的反馈电阻和一个Xout引脚的限流电阻,目的是防止CPU输出功率过大损坏晶体。 17、按键电路,我们为了防止按键动作发生时产生的抖动问题,我们一般会在网络上预留电容来消除这种影响,另外我们会增加小电阻来防止人体的静电干扰情况。但是如果软件上有做延时防抖动时,则可以省掉外部电容也可以降成本。 18、防护电路,如静电防护电路和浪涌防护电路,针对这些不期望的干扰破坏信号的防护器件请靠近端口放置。因为当这些信号来临时,我们不希望其一直存在于数据线上,所以我们增加这些器件用于尽快将这些信号泄放到地平面,而不会干扰系统的工作。 19、对于我们一些信号产生的电磁干扰问题,一般的处理措施如下所示:如果是单端走线的话预留RC还是有一定的效果,但是效果取决于你的整体方案配置,RC用于减缓信号上升沿。如果是差分信号,则预留RC的意义基本上不大,此时我们需要的话预留共模电感,这个方式是很有效的。另外终极方式就是增加屏蔽,这个就是切断了传播路径,既可以保护自己被干扰,也可以保护别人被自己干扰。 20、对于网口电路,我们一般是都需要网络变压器的,因为是交流耦合方式,况且可以消除共模骚扰电流,对于干扰的衰减是极为有效的。 21、我们电路中的SD卡电路,因为是具有卡检测功能的,所以请注意,卡检测引脚的上拉电源必须是常供电引脚,因为只要是常供电引脚,CPU就知道卡是插入还是未插入的状态,否则关机时插入SD卡,可能的原因是无法判定是否卡插入。 22、对于使用串阻连接的总线,例如DDR的数据线、地址线预留的源端串阻,所以请考虑使用排阻,因为排阻相对来讲便于焊接且较为便宜。 23、对于使用其他供应商的方案进行设计的原理图,请注意一定要检查其准确性。怎样确定呢?首先,给原厂要到方案中主要器件的规格书,再和原理图中的作比较,看到底对不对;因为对于某些设计后,其余设计师直接拷贝其设计,这样的话如果最早的设计有问题,则可能导致后面所有的衍生项目出错,所以请注意。 24、对于信号线上的串阻,我们一般串阻的值为1R到50R,尽量不要选择大一点的阻值串接在信号线上,除非有成熟的验证项目,因为小电阻通常是用来阻抗匹配的,所以请注意。 25、对于某些射频领域的设计,这个最好还是根据经验或者专业人员的建议来设计,这部分很容易出现问题,且出现问题的点也不一定。但是请注意如果出问题,那一定会出的,不要过于担心,且对于这类问题,我们可以做的事情很少,一般都是器件厂商直接技术支持的。 26、复位引脚建议增加电容。这个是因为复位引脚出现问题直接导致芯片出现复位,而系统正常功能受到影响,复位引脚所以来讲很敏感,可能导致影响的点是串扰这个因素,所以我们尽量预留电容。 27、两个模块之间连接的话一定要注意两个模块之间的电平,看是不是一致的,如果是一致的则直接连接就行,如果不是一致的,则必须添加电平转换,可以使分立器件,也可以是集成专用器件。 28、在使用兼容设计时,电阻/电感/磁珠可以直接兼容基本上没有问题,但是请注意不要直接使用二极管这类有源设备来直接兼容电阻等,这种相差太大的基本上是存在问题的。 29、NAND Flash的R/B引脚是需要上拉的,因为该引脚的结构是漏极开漏结构。另外片选引脚需要预留上拉电阻,因为在上电时需要给定一个确定的电平状态。 30、注意元器件的基本参数以及性质,比如二极管。开关管1N4148和肖特基二极管的压降确实是不一样的,两者请不要混用。 31、IIS信号一定要注意,IIS信号有三个时钟信号,且之间存在倍数关系,最高可以到达20多兆,切因为是音频专用的信号连接,则可能导致实际的PCB板分离,即就是音源与功放之间通过线缆连接,此时将会导致EMC辐射问题。 32、Emmc信号上需要预留串阻,CMD信号上需要上拉电阻,因为在初始化时此IO口为漏极开漏模式;时钟线上预留RC,因为eMMC时钟频率较高,可以达到200MHz,一是为了信号完整性,二是为了减缓信号上升沿。 33、按键设计时一定要注意,因为按键通常是具有四个引脚的,且两两之间是连接的,所以在设计时一定要注意不要连接错误,这种如果器件封装不清楚,自己不测量,则很容易导致连接错误的。

杂谈



【本文地址】

公司简介

联系我们

今日新闻

    推荐新闻

    专题文章
      CopyRight 2018-2019 实验室设备网 版权所有