TTL与非门多余的输入端处置办法及其优缺点 您所在的位置:网站首页 ttl门输入端接地 TTL与非门多余的输入端处置办法及其优缺点

TTL与非门多余的输入端处置办法及其优缺点

2024-07-12 19:43| 来源: 网络整理| 查看: 265

        

由TTL与非门工作原理可知多余的输入端输入高电平对TTL与非门逻辑功能无影响,故TTL电路多余的输入端可做以下方式处理(同理可用于其他与门):

1.将多余的输入端先串联限流电阻,再接高电平(电源VCC)。

        优点:不增加信号的驱动电流,且相对于直接与电源VCC相接, 加入电阻后可以起到限流作用, 保证了电路的安全。

        缺点:会增加芯片的功耗和噪声。

2.将多于输入端通过大电阻连接到地,相当于接高电平。

        优点:避免产生意外输入或短路。

        缺点:增加功耗和噪声。

3.多余的输入端与有用的输入端并联使用。

        优点:可以增加电路的可靠性,当有用输入端内部开路或接触不良时,可以代替有用输入端工作。

        缺点:会使输入端驱动电流变大,增大前级负担。但一般情况下,输入信号是由前一个与非门输出端提供的,而TTL负载能力很强,能够提供较大的驱动电流,故这种接法经常被采用。

4.多余的输入端直接悬空,由TTL电路可知,直接悬空也是相当于输入高电平;

        优点:可以避免它干扰正常输入。

        缺点:将输入端悬空一般需要破坏器件引脚使其悬空,可能会损坏芯片,并且引脚悬空对地呈现的电阻很高,容易受到外界的干扰,使其输入信号不稳定,从而影响电路的性能甚至影响输出。

        厂里的学弟学妹,前辈只能帮你们到这里啦~~~

拓展内容: 或门、或非门:多余的输入端输入低电平对逻辑功能无影响,可做以下方式处理:

        1.直接接低电平(地)。

        2.串联小于1kΩ电阻接地。注意:串联电阻应远小于1kΩ以提高抗干扰能力。

        3.将多余输入端与有用并联。

        注:CMOS逻辑电路多余的输入端是绝对不允许悬空处理的!CMOS逻辑电路,内部是由MOS管电路组成的,MOS管是压控元件,其控制端电流很小,输入阻抗极高,多余的输入端悬空很容易受到外界的干扰。

参考文献:

        [1]周殿凤,谢建明.集成门电路多余输入端的处理方法及其比较[J].中国现代教育装备,2008,No.65(07):38-39.

        [2]张晓黎.关于TTL与非门多余输入端的分析[J].曲阜师范大学学报(自然科学版),1993(04):75-77.



【本文地址】

公司简介

联系我们

今日新闻

    推荐新闻

    专题文章
      CopyRight 2018-2019 实验室设备网 版权所有