原理图设计 您所在的位置:网站首页 ch341f电路原理图 原理图设计

原理图设计

#原理图设计| 来源: 网络整理| 查看: 265

RTC 时钟源(可选)

ESP32 支持外置 32.768 kHz 的无源晶振或者外部激励信号(如有源晶振)作为 RTC 时钟。使用外部 RTC 时钟源是为了使时间更准确,从而降低平均功耗,但对于功能没有任何影响。

外置 32.768 kHz 无源晶振的电路如图 ESP32 系列芯片外置 32.768 kHz 无源晶振电路图 所示。

ESP32 系列芯片外置 32.768 kHz 无源晶振电路图

请注意 32.768 kHz 晶振选择要求:

等效内阻 (ESR) ≤ 70 kΩ。

两端负载电容值根据晶振的规格要求进行配置。

并联电阻 R 用于偏置晶振电路,电阻值要求 5 MΩ < R ≤ 10 MΩ。该电阻一般无需上件。

ESP32-D0WD-V3 外接 32.768 kHz 晶振时,并联的电阻必须上件;ESP32 系列其他芯片建议预留。

如果不需要该 RTC 时钟源,则 32.768 kHz 晶振的管脚也可配置为通用 GPIO 口使用。

外部时钟信号可输入至 32K_XN。在 32K_XP 端添加大于 200 pF 的电容。外部激励信号的电路如图 ESP32 外部激励信号电路图 所示。

ESP32 外部激励信号电路图

外部激励信号参数如下表所示:

外部激励信号

振幅(Vpp,单位:V)

正弦波或方波

0.6 < Vpp < VDD



【本文地址】

公司简介

联系我们

今日新闻

    推荐新闻

    专题文章
      CopyRight 2018-2019 实验室设备网 版权所有