时序逻辑电路的基础知识 您所在的位置:网站首页 bcd计数器是无效状态 时序逻辑电路的基础知识

时序逻辑电路的基础知识

2024-07-12 01:04| 来源: 网络整理| 查看: 265

目录 描述基本结构分类有效状态触发

描述

输入信号

输出信号

激励信号

状态信号

现态

次态

基本结构

在这里插入图片描述 特点

时序电路由组合电路和存储电路组成。时序电路的状态与时间因素相关,即时序电路在任一时刻的状态变量不仅是输入信号的函数,而且还是电路以前状态的函数,并由当前输入变量和状态决定电路的下一状态。 分类 按结构不同分 ① 异步时序电路:电路中各存储单元的状态更新不是同时发生的。没有统一的规律② 同步时序电路:存储电路的触发器受控于同一时钟。分析简单,但功耗高。 按功能不同分 ① 米利型时序电路:电路的输出取决于输出和输入。② 穆尔型时序电路:电路的输出只取决于输出。 有效状态

有效状态: 能构成一个循环的状态。

无效状态: 不能构成一个循环的状态。

自校正能力: 电路能从无效状态经一定过程自动进入有效状态。

能自启动电路: 具有自校正能力的电路。

时序逻辑电路一定是周期性的

触发

上升沿有效

下降沿有效

高电平有效

低电平有效

这有当这些到来时,集成芯片才能正常工作。

启动信号只作用再一个有效状态



【本文地址】

公司简介

联系我们

今日新闻

    推荐新闻

    专题文章
      CopyRight 2018-2019 实验室设备网 版权所有