数字电路课程设计 您所在的位置:网站首页 电子计数器的设置调整 数字电路课程设计

数字电路课程设计

2024-06-15 09:51| 来源: 网络整理| 查看: 265

电子钟的制作

一、课程设计目的

综合组合逻辑电路和时序逻辑电路知识,设计一个电子钟,电路功能要求如下:

(1)二十四/十二制小时、分、秒计时。采用七段数码管显示,由七段字形译码器驱动;

(2)小时、分钟可以校正(顺时针校正);

(3)使用小时及分钟完成定时闹钟功能,到达指定时间几时几分后,led灯闪烁1分。

(4)时分秒显示、小时制式选择、校正按钮、闹铃设置及led灯要设计在主电路图中。

二、课程设计环境

Logisim V2.7.1

三、课程设计步骤

1.74161的实现

74HC161有清零,预置数,计数和保持功能

74161功能表

清零。Cr端为清零端。Cr=0,各触发器均被清零,计数器输出Q3Q2Q1Q0=0000。不清零时应使Cr=1。预置数。Ld为预置数端。在Ld=0的前提下,加入CP脉冲上升沿,计数器将被预置数,即计数器输出Q3Q2Q1Q0等于D3D2D1D0输入的二进制数。这就可以使 计数器从预置数开始进行加法计数。不预置数时应使Ld=1。计数。P=T=1(Cr=1,Ld=1)时,计数器处于工作状态。当计数器到Q3Q2Q1Q0=1111时,进位输出Qcc=1。再输入一个计数脉冲,计数器输出从1111返回到0000状态,Qcc由1变0,作为仅为输出信号。保持。P=0,T=1(Cr=1,Ld=1)时,计数器处于保持状态。不仅计数器输出状态不变,而且进位输出状态不变。P=1,T=0(Cr=1,Ld=1)时,计数器输出状态保持不变,进位输出Qcc=0。

 

注:这玩意直接照搬课本上的,因为我自己不会设计74161.课本是数字逻辑与数字系统第6版,李景宏等著,电子工业出版社出版,(至少济大用这个)。

2.七段字形译码器的实现

有四个输入端A3A2A1A0,代表74161的四个输出。

其中0000到1001分别显示为0-9十个数字。a,b,c,d,e,f,g分别控制七个数字段。而多出的1010-1111部分全部输出0代表该数不存在。

7段字形译码器真值表

示例图

 

 3.数值比较器的实现

数值比较器逻辑图

真值表

一位数值比较器,有三种情况:A>B,A=B,A



【本文地址】

公司简介

联系我们

今日新闻

    推荐新闻

    专题文章
      CopyRight 2018-2019 实验室设备网 版权所有