基于Bochs的X86小核前端时序模拟器的设计及优化 您所在的位置:网站首页 模拟x86处理器 基于Bochs的X86小核前端时序模拟器的设计及优化

基于Bochs的X86小核前端时序模拟器的设计及优化

2024-07-15 17:41| 来源: 网络整理| 查看: 265

来自 知网  喜欢 0

阅读量:

106

作者:

肖荣荣

展开

摘要:

体系结构软件模拟技术是使用软件的方式来模拟计算机系统硬件在系统结构级别的功能和性能特性.在现代计算机系统的设计和制造中,使用体系结构软件模拟技术来对体系结构设计进行评估和验证已成为一个不可缺少的环节. 本文研究了X86小核处理器的前端设计结构,并在此基础上设计了一个时序模拟器.该时序模拟器以跟踪驱动模拟技术为理论依据,与Bochs模拟器相结合,实现了一个可以执行X86指令的时序模拟器. 在模拟器的设计完成后,我们选取SPEC CPU2006中的perlbench测试集作为负载,对时序模拟器进行了验证.通过对事件统计信息及测试集...

展开

关键词:

Bochs;跟踪驱动模拟;X86处理器;时序模拟

学位级别:

硕士

DOI:

CNKI:CDMD:2.1012.332864

被引量:

5



【本文地址】

公司简介

联系我们

今日新闻

    推荐新闻

    专题文章
      CopyRight 2018-2019 实验室设备网 版权所有